Переконтоваться на AM3, продать мать и купить новую. Денег сразу купить и бульдозер и мать потребуется много. Если хорошее брать.
Бульдозер все равно через 1,5 года промодернизует амд, он будет еще быстрее. Там много интересных технологий которые нуждаются в доработке, тот же SMT.
Добавлено через 26 минут 46 секунд:По имеющимся данным, AMD набирает специалистов по разработке драйверов для Android. Это говорит о том, то компания планирует со временем предложить партнерам по выпуску нотбуков и планшетов решения, поддерживающие эту платформу.
http://www.ixbt.com/news/hard/index.shtml?14/52/68Добавлено через 6 минут 50 секунд:#222 Планы производства
Добавлено через 2 минуты 2 секунды:#222
Добавлено через 22 минуты 14 секунд:Видео модернизация 12 ядерника на 16 ядерники
http://www.youtube.com/watch?v=4v07kzah ... r_embeddedДобавлено через 5 минут 40 секунд:Ряд усовершенствований архитектуры AMD64, привели к значительным производительности
improvements in AMD Family 15h processors, including: улучшения в AMD Семья 15h процессоров, в том числе:
• Improved performance of shuffle instructions • Улучшена производительность Shuffle инструкции
• Improved data transfer between floating-point registers and general purpose registers • Улучшенная передача данных между регистров с плавающей запятой и регистры общего назначения
• Improved floating-point register to floating-point register moves • с плавающей точкой зарегистрируйтесь, чтобы зарегистрироваться с плавающей точкой движется
• Optimization of repeated move instructions • Оптимизация неоднократные указания двигаться
• More efficient PUSH/POP stack operations • Более эффективное PUSH / POP стека операций
• 1-Gbyte paging • 1-Гбайт подкачки
Добавлено через 47 секунд:Семья AMD 15h процессоры включают в себя многие функции, предназначенные для улучшения производительности программного обеспечения. The
internal design, or microarchitecture, of these processors provides the following key features: Внутренний дизайн, или микроархитектуру, из этих процессоров обеспечивает следующие основные функции:
• Integrated DDR3 memory controller with memory prefetcher • Встроенный контроллер памяти DDR3 с памятью Prefetcher
• 64-Kbyte L1 instruction cache and 16-Kbyte L1 data cache • 64-Кбайт кэша L1 инструкций и 16-Кбайт кэш данных L1
• Shared L2 cache between cores of compute unit • объединенного L2-кэша между ядрами вычислительных блок
• Shared L3 cache compute units on chip (for supported platforms) • Общая кэш-памяти L3 на чипе вычислить единиц (для всех поддерживаемых платформ)
• 32-byte instruction fetch • 32-байт выборки команд
• Instruction predecode and branch prediction during cache-line fills • Инструкция predecode и предсказания ветвлений в кэш-линии заполняет
• Decoupled prediction and instruction fetch pipelines • Decoupled прогнозирования и выборки команд трубопроводов
• Four-wayAMD64 instruction decoding (This is a theoretical limit. See section 2.3 on page 31.) • Четыре-wayAMD64 инструкции декодирования (это теоретический предел. См. п. 3.2 на стр. 31)
• Dynamic scheduling and speculative execution • Динамическое планирование и выполнение спекулятивных
• Two-way integer execution • Двусторонняя целое исполнения
• Two-way address generation • Двусторонняя адресов
• Two-way 128-bit wide floating-point execution • Двусторонняя 128-битной плавающей точкой исполнения
• Legacy single-instruction multiple-data (SIMD) instruction extensions, as well as support for • Наследие одной Instruction Multiple-Data (SIMD) инструкции расширений, а также поддержку
XOP, FMA4, VPERMILx, and Advanced Vector Extensions (AVX). XOP, FMA4, VPERMILx, и расширениями Векторный (AVX).
• Superforwarding • Super экспедиторские
• Prefetch into L2 or L1 data cache • предвыборки в L1 и L2 кэша данных
• Deep out-of-order integer and floating-point execution • Глубокое вне целого порядка и с плавающей точкой исполнения
• HyperTransport™ technology • Технология HyperTransport ™
Добавлено через 1 минуту 39 секунд:2.5.2 L1 кэша данных
The AMD Family 15h processor contains a 16-Kbyte, 4-way predicted L1 data cache with two 128- Семья AMD 15h процессор содержит 16-Кбайт, 4-полосная L1 кэша данных с двумя предсказал 128 -
bit ports. немного портов. This is a write-through cache that supports up to two 128 Byte loads per cycle. Это записи через кэш, который поддерживает до двух 128-байт за цикл нагрузки. It is divided Он разделен
into 16 banks, each 16 bytes wide. в широком банков 16 каждый 16 байт. In addition, the L1 cache is protected from single bit errors through Кроме того, кэш L1 защищен от одной ошибки бита через
the use of parity. использование паритета. There is a hardware prefetcher that brings data into the L1 data cache to avoid Существует аппаратное предвыборки, который приносит данных в L1-кэш данных, чтобы избежать
misses. промахов. The L1 data cache has a 4-cycle load-to-use latency. L1 кэша данных 4-тактный нагрузки на задержки в использовании. Only one load can be performed from a Только один нагрузки могут быть выполнены из
given bank of the L1 cache in a single cycle. данного банка от L1 кэша в одном цикле.
- Zwei Loads pro Takt aus dem L1 - Две нагрузки за цикл от L1
---------- ----------
Добавлено через 1 минуту 1 секунду:Семья AMD 15h процессор имеет одно общее кэша L2 на вычислить единицу. This full-speed on-die L2 Это на полной скорости на кристалле L2
cache is mostly inclusive relative to the L1 cache. Кэш основном включительно относительно кэша L1. The L2 is a write-through cache. L2 это записи через кэш. Every time a store Каждый раз, когда магазин
is performed in a core, that address is written into both the L1 data cache of the core the store belongs осуществляется в ядре, что адрес написан в оба кэша L1 данных от основных магазинов принадлежит
to and the L2 cache (which is shared between the two cores). и кэш-памяти L2 (который распределяется между двумя ядрами). The L2 cache has an 18-20 cycle load to L2-кэш имеет для загрузки в цикле 18-20
use latency. использовать задержки.
- Also full speed L2 - Здесь так много L2 скорости